Summary

誘電泳動の流れ支援: 高性能低温硬化型ナノワイヤ デバイス作製のための低コストの方法

Published: December 07, 2017
doi:

Summary

本稿のアシストの誘電泳動を示したフローで、自己組織化ナノワイヤ デバイス。シリコン ナノワイヤ電界効果トランジスタの作製は、例として表示されます。

Abstract

流れによる誘電泳動 (DEP) は、効率的な制御の自己組織化法と再現性のある位置、配置、およびナノワイヤの選択。ナノワイヤ解析、特性評価、および半導体デバイスの作製をソリューション ベースの DEP を使用します。メソッドは、金属電極間交互になる電界を加えることによって動作します。ナノワイヤ形成は重力を使用して定式化のフローを作成する傾斜面にある電極に落ちた。ナノワイヤーは、勾配電界と液体の流れの方向に沿って配置します。優れた導電性と低いトラップ密度ナノワイヤを選択するフィールドの周波数を調整できます。

この作品で、DEP の流れによるナノワイヤ電界効果トランジスタの作成されます。DEP の流れによるいくつかの利点があります: それ選べるナノワイヤの電気的特性;ナノワイヤの長さの制御特定のエリアでナノワイヤの配置ナノワイヤー; の配向性制御ナノワイヤ デバイス密度の制御。

テクニックは、ガスセンサーやマイクロ波スイッチなど他の多くのアプリケーションに拡張できます。手法は効率的、迅速、再現できると新規ナノ材料のテストに最適希薄溶液の最小限の量を使用します。ナノワイヤ デバイスのウエハ スケール アセンブリすることもできますこのテクニックを使用して多数のサンプルのテストを可能にして大面積電子アプリケーション。

Introduction

定義済み基板位置におけるナノ粒子の制御で再現可能なアセンブリは、半導体または導電性ナノ粒子を用いた溶液プロセスによる電子・光デバイスにおける主要な課題のひとつです。高性能デバイスの優先サイズとなど、特定の電子物性、高導電性表面準位密度が低いとナノ粒子を選択できるようにする非常に有益なもです。ナノワイヤ ・ ナノチューブ材料のナノ成長で重要な進歩にもかかわらずナノ粒子特性のいくつかの変化が常に存在して選択のステップがナノ粒子ベースのデバイス パフォーマンス1 を大幅に向上することができます。 ,2

この作品で紹介する流れ支援 DEP 方法の目的は、高性能ナノワイヤ電界効果トランジスタの金属の接触に制御可能な半導体ナノワイヤ アセンブリを示すことによって上記の課題に対処するためです。DEP は、ナノワイヤー、ナノの配置/方向と DEP 信号周波数選択1を介して所望の性質を持つナノワイヤーの選択の位置を含む単一の手順でナノワイヤ デバイス作製のいくつかの問題を解決します。DEP は、ガス センサー3トランジスタ1から及ぶ多数の他のデバイスに使用されているし、RF スイッチ45の分析7細菌の位置へ。

DEP は、不均一電界電極8間で自己組織化ナノワイヤにおける結果のアプリケーションを介して分極性粒子の操作です。メソッドは、細菌9,10の操作のために開発が以来、ナノワイヤー、ナノ材料の操作に拡張されています。

ナノ粒子の DEP ソリューション処理により、複数の photomasking、イオン注入、高温14、アニーリングおよびエッチングに基づく従来のトップダウン手法で大きく異なって半導体デバイス作製手順を実行します。DEP は、すでに合成されているナノ粒子を操作、低温、ボトムアップの作製手法11です。この方法は、温度に敏感な柔軟なプラスチック基板6,12,13を含むほぼすべての基板上に組み立てられる大規模なナノワイヤ デバイスをできます。

この作業の流れ支援 DEP を使用して高性能 p 型シリコン ナノワイヤ電界効果トランジスタを作製し、FET の電流-電圧特性を実施します。この作業で使用するシリコンナノ ワイヤは、スーパー液液体固体 (SFLS) 法15,16経由で栽培しています。ナノワイヤーは、意図的にドープ、長さ約 10-50 μ m、直径 30-40 nm です。SFLS 成長法は、スケーラブルなナノワイヤー材料15量業界をそれ提供していますので非常に魅力的です。提案ナノワイヤ アセンブリ方法論は InAs13SnO23, GaN18など半導体ナノワイヤー材料に直接適用されます。導電性ナノワイヤ19を整列し、ナノ粒子を電極のギャップ20にまたがって配置手法の拡張も可能します。

Protocol

注意: すべてのプロシージャ ナノワイヤーおよび化学薬品処理中に安全を確保するためクリーン ルーム環境とリスク評価で示された開催が行われているそれ以外の場合しない限り、します。ナノ材料が健康への影響のようである、まだ、未知の数を持っているし、適切に処理する必要がありますので気に21。 注: プロセスを DEP 連絡先を定義する最初の?…

Representative Results

きれいな二重膜フォトリソ結果鮮明電極であります。(図 1 a) の例で、digitated 間の指の構造は 10 μ m のチャネル長で使用されました。これらの構造は、DEP 力が適用される、ナノワイヤの最大数を組み立てるための大面積を許可します。図 1 bは、底部ゲート ナノワイヤ FET デバイスの概略を示しています。 <p class="jove_cont…

Discussion

成功の作製とデバイスのパフォーマンスは、いくつかの要因に依存します。これらは定式化、無溶剤、DEP、回数、デバイス電極1のナノワイヤ存在数のコントロールの選択にナノワイヤ密度と分布を含めます。

再現性のある作業装置を達成する上で重要な手順の 1 つは、クラスターまたは群生せずナノワイヤの定式化の準備です。定式化は、DEP の塊の数…

Divulgations

The authors have nothing to disclose.

Acknowledgements

著者は、金融支援、教授ブライアン a. Korgel ESPRC および BAE システムと SFLS この作業で使用するシリコン ・ ナノワイヤを成長の供給のための彼のグループに感謝したいと思います。

Materials

Silicon/silicon dioxide wafer, CZ method growth, 100mm diameter,  300 nm oxide thermal growth,  n-doped phosphorus Si-Mat (Silicon materials) http://si-mat.com/
Acetone (200ml) Sigma Aldrich W332615
Isopropanol (200ml) Sigma Aldrich W292907
Deionised water (150ml) On site supply
Photoresist (A) SF6 PMGI under etch photoresit (approx 1 ml per sample) Microchem  http://microchem.com/pdf/PMGI-Resists-data-sheetV-rhcedit-102206.pdf
Photoresist (B) S1805 photoresit) (approx 1 ml per sample) Microchem  http://www.microchem.com/PDFs_Dow/S1800.pdf
Photoresist developer (A) Microposit  MF319  (100ml) Microchem  http://microchem.com/products/images/uploads/MF_319_Data_Sheet.pdf
Photoresist remover (A) Microposit remover 1165 (300ml (2 baths 150 each)) Microchem  http://micromaterialstech.com/wp-content/dow_electronic_materials/datasheets/1165_Remover.pdf

References

  1. Constantinou, M., Rigas, G. P., et al. Simultaneous Tunable Selection and Self-Assembly of Si Nanowires from Heterogeneous Feedstock. ACS Nano. , (2016).
  2. Constantinou, M., Hoettges, K. F., et al. Rapid determination of nanowires electrical properties using a dielectrophoresis-well based system. App. Phy. Lett. 110 (13), 1-6 (2017).
  3. Huang, H., Lee, Y. C., Tan, O. K., Zhou, W., Peng, N., Zhang, Q. High sensitivity SnO2 single-nanorod sensors for the detection of H2 gas at low temperature. Nanotech. 20 (11), 115501 (2009).
  4. Rutherglen, C., Jain, D., Burke, P. Nanotube electronics for radiofrequency applications. Nat. nanotech. 4 (12), 811-819 (2009).
  5. Kang, M. G., Hwang, D. H., Kim, B. S., Whang, D., Hwang, S. W. RF characterization of germanium nanowire field effect transistors. AIP Conf. Proc. 1399 (2011), 319-320 (2011).
  6. Collet, M., Salomon, S., et al. Large-scale assembly of single nanowires through capillary-assisted dielectrophoresis. Adv. Mat. 27 (7), 1268-1273 (2015).
  7. Pethig, R. Dielectrophoresis: Status of the theory, technology, and applications. Biomicrofluidics. 4 (2), (2010).
  8. Jones, T. B. . Electromechanics of particles. (2), (1995).
  9. El-Ali, J., Sorger, P. K., Jensen, K. F. Cells on chips. Nat. 442 (7101), 403-411 (2006).
  10. Doh, I., Cho, Y. H. A continuous cell separation chip using hydrodynamic dielectrophoresis (DEP) process. Sensrs. and Actrs, A: Phys. 121 (1), 59-65 (2005).
  11. Freer, E. M., Grachev, O., Duan, X., Martin, S., Stumbo, D. P. High-yield self-limiting single-nanowire assembly with dielectrophoresis. Nat. nanotech. 5 (7), 525-530 (2010).
  12. Monica, A. H., Papadakis, S. J., Osiander, R., Paranjape, M. Wafer-level assembly of carbon nanotube networks using dielectrophoresis. Nanotech. 19, 85303 (2008).
  13. Raychaudhuri, S., Dayeh, S. A., Wang, D., Yu, E. T. Precise semiconductor nanowire placement through dielectrophoresis. Nano Lett. 9 (6), 2260-2266 (2009).
  14. Schmidt, V., Riel, H., Senz, S., Karg, S., Riess, W., Gösele, U. Realization of a silicon nanowire vertical surround-gate field-effect transistor. Small. 2 (1), 85-88 (2006).
  15. Hanrath, T., Korgel, B. A. Supercritical fluid-liquid-solid (SFLS) synthesis of Si and Ge nanowires seeded by colloidal metal nanocrystals. Adv. Mat. 15 (5), 437-440 (2003).
  16. Heitsch, A. T., Akhavan, V. A., Korgel, B. A. Rapid SFLS synthesis of Si nanowires using trisilane with in situ alkyl-amine passivation. Chem. of Mat. 23 (11), 2697-2699 (2011).
  17. Constantinou, M., Stolojan, V., et al. Interface Passivation and Trap Reduction via a Solution-Based Method for Near-Zero Hysteresis Nanowire Field-Effect Transistors. ACS App. Mat. and Intf. 7 (40), 22115-22120 (2015).
  18. Kim, T. H., Lee, S. Y., et al. Dielectrophoretic alignment of gallium nitride nanowires (GaN NWs) for use in device applications. Nanotech. 17 (14), 3394-3399 (2006).
  19. Boote, J., Evans, S. Dielectrophoretic manipulation and electrical characterization of gold nanowires. Nanotech. 16 (9), 1500-1505 (2005).
  20. Gierhart, B. C., Howitt, D. G., Chen, S. J., Smith, R. L., Collins, S. D. Frequency Dependence of Gold Nanoparticle Superassembly by Dielectrophoresis. Langmuir. 23 (19), 12450-12456 (2007).
  21. Klaine, S. J., Alvarez, P. J. J., et al. Nanomaterials in the environment: behavior, fate, bioavailability, and effects. Environ. tox. and chem. / SETAC. 27 (9), 1825-1851 (2008).
  22. van Tilburg, J. W. W., Algra, R. E., Immink, W. G. G., Verheijen, M., Bakkers, E. P. A. M., Kouwenhoven, L. P. Surface passivated InAs/InP core/shell nanowires. Semicond. Sci. and Tech. 25 (2), 24011 (2010).
  23. Krupke, R. Separation of Metallic from Semiconducting Single-Walled Carbon Nanotubes. Sci. 301 (5631), 344-347 (2003).

Play Video

Citer Cet Article
Snashall, K., Constantinou, M., Shkunov, M. Flow-assisted Dielectrophoresis: A Low Cost Method for the Fabrication of High Performance Solution-processable Nanowire Devices. J. Vis. Exp. (130), e56408, doi:10.3791/56408 (2017).

View Video