The fabrication process and experimental characterization techniques relevant to single-electron pumps based on silicon metal-oxide-semiconductor quantum dots are discussed.
As mass-produced silicon transistors have reached the nano-scale, their behavior and performances are increasingly affected, and often deteriorated, by quantum mechanical effects such as tunneling through single dopants, scattering via interface defects, and discrete trap charge states. However, progress in silicon technology has shown that these phenomena can be harnessed and exploited for a new class of quantum-based electronics. Among others, multi-layer-gated silicon metal-oxide-semiconductor (MOS) technology can be used to control single charge or spin confined in electrostatically-defined quantum dots (QD). These QD-based devices are an excellent platform for quantum computing applications and, recently, it has been demonstrated that they can also be used as single-electron pumps, which are accurate sources of quantized current for metrological purposes. Here, we discuss in detail the fabrication protocol for silicon MOS QDs which is relevant to both quantum computing and quantum metrology applications. Moreover, we describe characterization methods to test the integrity of the devices after fabrication. Finally, we give a brief description of the measurement set-up used for charge pumping experiments and show representative results of electric current quantization.
Silicon is the material of choice for most of the modern microelectronics. Its properties, combined with advanced lithographic techniques, have allowed the semiconductor industry to achieve very large-scale integration and deliver billions of transistors per chip. The metal-oxide-semiconductor (MOS) technology1 has been the key of this relentless technological progress2. In brief, it is based on a selectively doped Si substrate which is thermally oxidized to grow a high quality SiO2 gate oxide on which a metal gate electrode is deposited. Recently, it has been shown that the use of a stack of gate oxides could be beneficial3 . While present industry standards have reached minimum feature sizes for gate lengths below 20 nm, it is becoming increasingly evident that, at this level of miniaturization, detrimental quantum mechanical phenomena come into play that may complicate further downscaling4.
Remarkably, silicon is also an excellent host material to exploit the quantum properties of the electron charge and spin5. This has broadened its range of applicability to entirely new fields such as quantum computing6 and quantum electrical metrology7. Among other approaches5, the use of a multi-gate MOS technology8,9 has led to electrostatically-defined quantum dots (QD) whose occupancy can be controlled down to single-electron level10. Unlike the conventional MOS process where just one gate per transistor is needed1, these QDs are defined via a three-layer stack of Al/AlyOx gates which are used to selectively accumulate electrons at the Si/SiO2 interface, as well as provide lateral and vertical confinement11.
Although these devices had been originally developed for quantum computing applications, they have also recently shown promising performances as metrological tools12,13. In the field of quantum electrical metrology, a long-standing goal is the redefinition of the unit ampere in terms of the elementary charge (e) 14. In particular, the emphasis is on the realization of nano-scale charge pumps to clock the transfer of individual electrons timely and accurately. These devices generate macroscopic quantized electric currents, I=nef, where f is the frequency of an external driving oscillator and n is an integer. To date, the best performance has been achieved with a GaAs-based pump by yielding a current in excess of 150 pA with a relative uncertainty of 1.2 parts per million15. Recently, silicon MOS QDs have also stood out for the implementation of highly accurate single-electron pumps thanks to the capability of finely tuning the charge confinement13.
Here, we discuss the protocol used for the fabrication of silicon MOS QDs. Furthermore, the cryogenic set-up used to test the integrity of the devices after fabrication and the one to perform charge pumping experiments are described. Finally, representative measurements of quantized electric current are reported.
Протокол сообщил в этой статье описываются методы для изготовления кремниевых МДП КТ, а также экспериментальные процедуры, чтобы проверить их функциональную целостность и управлять ими, как одноэлектронных насосов. Примечательно, пошив дизайн ворот, тот же процесс изготовления может быть использовано для получения подходящие для квантового бита считывания и контроля 17, а также заряд насосных 12,13. Отметим, что многие из параметров процесса, цитируемых в этой статье, может изменяться в зависимости от производственных инструментов, используемых (калибровка, марки или модели), а также от типа кремниевой подложке (толщина и фона легирующей примеси). Таких величин, как мощность экспозиционной дозы литографии или время разработки, травления или продолжительности окисления, должны быть тщательно продуманы и проверены, чтобы гарантировать надежную доходность. Кроме того, важно, чтобы избежать перекрестного загрязнения, возникающего в результате использования одних и тех же инструментов для изготовления различных процессов. С этой целью количество CRitical шаги осуществляются с оборудованием, посвященное исключительно обработки кремния, такие как металлические испарителей, печей и кислородных ванн ВЧ.
В целом, кремний рисунок растущий интерес в качестве материала выбора для реализации подкачки заряда 18-20. Это отчасти из-за привлекательной точки зрения реализации новой электрической стандарт современной квантовой основе с использованием отраслевой совместимы процесс кремния. Это было бы полезно устоявшихся и надежных методов интеграции для масштабируемости, распараллеливания и движущей накладных расходов. Важно отметить, что полный дополняют МОП (CMOS) технологии, без традиционного металла в качестве материала затвора, показал значительно снижается фоновые флуктуации заряда в одноэлектронных устройств 21. Такие колебания могут быть вредны для достижения точности метрологических.
Протокол обсуждается здесь ограничивается реализации МОП нано-устройств с металлическими воротами. Поэтому, чтобы achieве полный промышленный совместимость и уменьшить флуктуации заряда, то необходимо будет изменить методы осаждения ворота и используют весьма легированного поликристаллического кремния в качестве материала затвора.
В заключение, насосы МОП QD, обсуждаемые здесь недавно объединили технологические преимущества кремния с очень хорошей производительности в условиях точного текущего поколения 13. Это связано с высокой гибкостью дизайна и процесса изготовления, которые позволяют укладывать несколько слоев ворота, ведущие к компактным и универсальным системы. Полученный тонкий перестройки частоты электростатического удержания точку вместе с потенциалом для снижения фоновых флуктуации заряда устанавливает сцену, чтобы преодолеть основные проблемы, наблюдаемые в других полупроводниковых насосы 22,23.
The authors have nothing to disclose.
Мы благодарим KY Тан, П. увидеть и GC Теттаманци за полезные обсуждения. Мы признаем, финансовую поддержку от Исследовательского Совета (Australian грант № DP120104710), Академии Финляндии (грант № 251748, 135794, 272806) и поддержку со стороны Австралийского национального изготовлению фонда для изготовления устройства. АР признает финансовую поддержку от схемы научный Грант Университет Нового Южного Уэльса начале карьеры. Предоставление помещений и технической поддержки по Аалто университет в Micronova Nanofabrication центра также признал.
Silicon wafers | TOPSIL | 4 inch | |
Electron-beam lithography machine | Raith gmbh | Raith 150two | |
E-beam resist | MicroChem gmbh | PMMA | |
Photoresist | MicroChem gmbh | nLOF2020 | |
Mask aligner | Quintel | Q6000 | |
Photoresist developer | MicroChem gmbh | AZ826MIF |