The fabrication process and experimental characterization techniques relevant to single-electron pumps based on silicon metal-oxide-semiconductor quantum dots are discussed.
As mass-produced silicon transistors have reached the nano-scale, their behavior and performances are increasingly affected, and often deteriorated, by quantum mechanical effects such as tunneling through single dopants, scattering via interface defects, and discrete trap charge states. However, progress in silicon technology has shown that these phenomena can be harnessed and exploited for a new class of quantum-based electronics. Among others, multi-layer-gated silicon metal-oxide-semiconductor (MOS) technology can be used to control single charge or spin confined in electrostatically-defined quantum dots (QD). These QD-based devices are an excellent platform for quantum computing applications and, recently, it has been demonstrated that they can also be used as single-electron pumps, which are accurate sources of quantized current for metrological purposes. Here, we discuss in detail the fabrication protocol for silicon MOS QDs which is relevant to both quantum computing and quantum metrology applications. Moreover, we describe characterization methods to test the integrity of the devices after fabrication. Finally, we give a brief description of the measurement set-up used for charge pumping experiments and show representative results of electric current quantization.
Silicon is the material of choice for most of the modern microelectronics. Its properties, combined with advanced lithographic techniques, have allowed the semiconductor industry to achieve very large-scale integration and deliver billions of transistors per chip. The metal-oxide-semiconductor (MOS) technology1 has been the key of this relentless technological progress2. In brief, it is based on a selectively doped Si substrate which is thermally oxidized to grow a high quality SiO2 gate oxide on which a metal gate electrode is deposited. Recently, it has been shown that the use of a stack of gate oxides could be beneficial3 . While present industry standards have reached minimum feature sizes for gate lengths below 20 nm, it is becoming increasingly evident that, at this level of miniaturization, detrimental quantum mechanical phenomena come into play that may complicate further downscaling4.
Remarkably, silicon is also an excellent host material to exploit the quantum properties of the electron charge and spin5. This has broadened its range of applicability to entirely new fields such as quantum computing6 and quantum electrical metrology7. Among other approaches5, the use of a multi-gate MOS technology8,9 has led to electrostatically-defined quantum dots (QD) whose occupancy can be controlled down to single-electron level10. Unlike the conventional MOS process where just one gate per transistor is needed1, these QDs are defined via a three-layer stack of Al/AlyOx gates which are used to selectively accumulate electrons at the Si/SiO2 interface, as well as provide lateral and vertical confinement11.
Although these devices had been originally developed for quantum computing applications, they have also recently shown promising performances as metrological tools12,13. In the field of quantum electrical metrology, a long-standing goal is the redefinition of the unit ampere in terms of the elementary charge (e) 14. In particular, the emphasis is on the realization of nano-scale charge pumps to clock the transfer of individual electrons timely and accurately. These devices generate macroscopic quantized electric currents, I=nef, where f is the frequency of an external driving oscillator and n is an integer. To date, the best performance has been achieved with a GaAs-based pump by yielding a current in excess of 150 pA with a relative uncertainty of 1.2 parts per million15. Recently, silicon MOS QDs have also stood out for the implementation of highly accurate single-electron pumps thanks to the capability of finely tuning the charge confinement13.
Here, we discuss the protocol used for the fabrication of silicon MOS QDs. Furthermore, the cryogenic set-up used to test the integrity of the devices after fabrication and the one to perform charge pumping experiments are described. Finally, representative measurements of quantized electric current are reported.
本論文で報告されたプロトコルは、その機能の完全性をテストし、単電子ポンプとして、それらを動作させるために、シリコンMOSのQD、ならびに実験手順を製造するための技術について説明します。注目すべきことに、ゲート設計を調整することによって、同一の製造工程では、量子ビットの読み出しおよび制御17に適し、ならびに12,13チャージポンプデバイスを製造するために使用することができます。我々は、この記事で引用されたプロセスの多くのパラメータは(キャリブレーション、作るか、またはモデル)を使用し、製造ツールのと同様に、シリコン基板(厚さとバックグラウンドドーピング密度)の種類に応じて変えることができることに注意してください。そのようなリソグラフィ露光量または現像時間、エッチングや酸化時間等の数量は、慎重に較正されかつ信頼性の高い歩留まりを確保するためにテストされなければなりません。さらに、異なるプロセスのために同じ製造ツールの使用に起因するクロスコンタミネーションを避けるために重要です。この目的のために、数のCriticalステップはもっぱら、金属蒸発、酸素炉とHF浴などのシリコン処理専用の機器を用いて実施されます。
より一般的には、シリコンは、チャージポンプ18〜20を実現するための最適な材料として関心の高まりを描いています。これは、一部の業界互換のシリコンプロセスを使用して、新しい量子ベース電流の標準を実装する魅力的観点によるものです。これは、スケーラビリティ、並列駆動のオーバーヘッドのためのよく確立され、信頼性の高い統合技術の恩恵を受けるだろう。重要なことには、ゲート材料のような伝統的な金属を含まない完全な相補型MOS(CMOS)技術は、単一の電子デバイス21に大幅に減少した背景の電荷の変動を示しています。このような変動は計量精度を達成するために有害であることができます。
ここで説明するプロトコルは、金属ゲートを有するMOSナノデバイスの実現に制限されています。したがって、achieへ完全な産業適合性をまして電荷変動を低減するには、ゲート堆積技術を変更し、ゲート材料として高濃度にドープされた多結晶シリコンを使用するために必要とされるであろう。
結論として、ここで説明したMOS QDポンプは最近、正確な電流発生13の面で非常に優れた性能を有するシリコンの技術的利点を組み合わせています。これは、1つは、コンパクトで汎用性の高いシステムにつながる複数のゲート層を積層することを可能にする設計及び製造プロセスの高い柔軟性に由来します。一緒に背景の電荷の変動を減少させる可能性のあるドットの静電閉じ込めの結果として生じる微調整可能性は、他の半導体のポンプ22,23で観察された主な課題を克服するための段階を設定します。
The authors have nothing to disclose.
私たちは、有益な議論のためのKYタン、P.参照およびGC Tettamanziに感謝します。我々は、オーストラリアの研究評議会(認可番号DP120104710)、フィンランドアカデミー(認可番号251748、135794、272806)およびデバイス製造のためのオーストラリア国立加工施設からのサポートからの財政支援を認めます。 ARは、ニューサウスウェールズ大学の初期のキャリア研究の助成スキームからの財政支援を認めるものです。 MicroNova社ナノファブリケーションセンターのアールト大学の設備と技術サポートの提供も認められています。
Silicon wafers | TOPSIL | 4 inch | |
Electron-beam lithography machine | Raith gmbh | Raith 150two | |
E-beam resist | MicroChem gmbh | PMMA | |
Photoresist | MicroChem gmbh | nLOF2020 | |
Mask aligner | Quintel | Q6000 | |
Photoresist developer | MicroChem gmbh | AZ826MIF |