The fabrication process and experimental characterization techniques relevant to single-electron pumps based on silicon metal-oxide-semiconductor quantum dots are discussed.
As mass-produced silicon transistors have reached the nano-scale, their behavior and performances are increasingly affected, and often deteriorated, by quantum mechanical effects such as tunneling through single dopants, scattering via interface defects, and discrete trap charge states. However, progress in silicon technology has shown that these phenomena can be harnessed and exploited for a new class of quantum-based electronics. Among others, multi-layer-gated silicon metal-oxide-semiconductor (MOS) technology can be used to control single charge or spin confined in electrostatically-defined quantum dots (QD). These QD-based devices are an excellent platform for quantum computing applications and, recently, it has been demonstrated that they can also be used as single-electron pumps, which are accurate sources of quantized current for metrological purposes. Here, we discuss in detail the fabrication protocol for silicon MOS QDs which is relevant to both quantum computing and quantum metrology applications. Moreover, we describe characterization methods to test the integrity of the devices after fabrication. Finally, we give a brief description of the measurement set-up used for charge pumping experiments and show representative results of electric current quantization.
Silicon is the material of choice for most of the modern microelectronics. Its properties, combined with advanced lithographic techniques, have allowed the semiconductor industry to achieve very large-scale integration and deliver billions of transistors per chip. The metal-oxide-semiconductor (MOS) technology1 has been the key of this relentless technological progress2. In brief, it is based on a selectively doped Si substrate which is thermally oxidized to grow a high quality SiO2 gate oxide on which a metal gate electrode is deposited. Recently, it has been shown that the use of a stack of gate oxides could be beneficial3 . While present industry standards have reached minimum feature sizes for gate lengths below 20 nm, it is becoming increasingly evident that, at this level of miniaturization, detrimental quantum mechanical phenomena come into play that may complicate further downscaling4.
Remarkably, silicon is also an excellent host material to exploit the quantum properties of the electron charge and spin5. This has broadened its range of applicability to entirely new fields such as quantum computing6 and quantum electrical metrology7. Among other approaches5, the use of a multi-gate MOS technology8,9 has led to electrostatically-defined quantum dots (QD) whose occupancy can be controlled down to single-electron level10. Unlike the conventional MOS process where just one gate per transistor is needed1, these QDs are defined via a three-layer stack of Al/AlyOx gates which are used to selectively accumulate electrons at the Si/SiO2 interface, as well as provide lateral and vertical confinement11.
Although these devices had been originally developed for quantum computing applications, they have also recently shown promising performances as metrological tools12,13. In the field of quantum electrical metrology, a long-standing goal is the redefinition of the unit ampere in terms of the elementary charge (e) 14. In particular, the emphasis is on the realization of nano-scale charge pumps to clock the transfer of individual electrons timely and accurately. These devices generate macroscopic quantized electric currents, I=nef, where f is the frequency of an external driving oscillator and n is an integer. To date, the best performance has been achieved with a GaAs-based pump by yielding a current in excess of 150 pA with a relative uncertainty of 1.2 parts per million15. Recently, silicon MOS QDs have also stood out for the implementation of highly accurate single-electron pumps thanks to the capability of finely tuning the charge confinement13.
Here, we discuss the protocol used for the fabrication of silicon MOS QDs. Furthermore, the cryogenic set-up used to test the integrity of the devices after fabrication and the one to perform charge pumping experiments are described. Finally, representative measurements of quantized electric current are reported.
بروتوكول الواردة في هذه الدراسة يصف التقنيات لتصنيع السيليكون MOS QDS، فضلا عن الإجراءات التجريبية لاختبار سلامتها الفنية وتشغيلها مثل مضخات واحد الإلكترون. بشكل ملحوظ، من خلال تكييف تصميم البوابة، ويمكن استخدام عملية التصنيع ذاتها لإنتاج أجهزة مناسبة لنوعية الشيء قراءات والتحكم 17، فضلا عن تهمة ضخ 12،13. نلاحظ أن العديد من المعلمات عملية نقل في هذه المقالة قد تختلف اعتمادا على أدوات التصنيع المستخدمة (المعايرة، أو نموذج)، وكذلك على نوع من الركيزة السيليكون (سمك وكثافة الخلفية المنشطات). كميات مثل جرعة التعرض الطباعة الحجرية أو الوقت اللازم لتطوير، والحفر أو مدة الأكسدة، ويجب أن تكون محسوبة بدقة واختبارها للتأكد من تحقيق عائد موثوق بها. وعلاوة على ذلك، لا بد من تجنب انتقال الملوثات الناتجة عن استخدام أدوات التصنيع نفسها لعمليات مختلفة. تحقيقا لهذه الغاية، وعدد من كريتم تنفيذ الخطوات itical بمعدات مخصصة حصرا لتصنيع السيليكون مثل تبخر المعادن، وأفران الأكسجين والحمامات HF.
بشكل أعم، والسيليكون يقترب اهتماما متزايدا كمادة من خيار لتحقيق مضخات تهمة 18-20. ويرجع هذا جزئيا إلى وجهة نظر جذابة تنفيذ معيار التيار الكهربائي الجديد القائم على الكم باستخدام عملية السيليكون في صناعة المتوافقة مع هذا. وهذا من شأنه الاستفادة من تقنيات التكامل راسخة وموثوقة لتطويره، الموازاة والنفقات العامة القيادة. الأهم، وهو مكمل MOS (CMOS) تقنية كاملة، وخالية من المعدن التقليدي كمادة البوابة، وقد أظهرت تقلص إلى حد كبير خلفية التقلبات المسؤول في أجهزة احد الإلكترون 21. ويمكن لهذه التقلبات أن تكون ضارة في تحقيق الدقة المترولوجية.
بروتوكول مناقشتها هنا يقتصر على تحقيق MOS النانو الأجهزة مع البوابات المعدنية. لذلك، لachieلقد التوافق الكامل الصناعي والحد من التقلبات تهمة، ستكون هناك حاجة إلى تعديل أساليب ترسب البوابة واستخدام مخدر للغاية السيليكون متعدد الكريستالات كمادة البوابة.
في الختام، المضخات MOS QD مناقشتها هنا تضافرت مؤخرا ميزة تكنولوجية من السيليكون مع أداء جيد جدا من حيث الجيل الحالي دقيقة 13. هذا نابع من مرونة عالية لعملية تصميم وتصنيع والتي تسمح لأحد على كومة طبقات بوابة متعددة تؤدي إلى نظام التعاقد وتنوعا. وtunability غرامة الناتجة من الحبس الكهربائي من نقطة جنبا إلى جنب مع القدرة على خفض خلفية التقلبات تهمة يمهد الطريق للتغلب على التحديات الرئيسية التي لوحظت في مجال أشباه الموصلات الأخرى مضخات 22،23.
The authors have nothing to disclose.
نشكر KY تان، P. الكرسي وGC Tettamanzi لإجراء مناقشات مفيدة. ونحن نعترف بدعم مالي من المجلس الأسترالي للبحوث (منحة رقم DP120104710)، وأكاديمية فنلندا (منحة رقم 251748، 135794، 272806) وبدعم من الاسترالي مرفق التصنيع الوطنية لتصنيع الجهاز. يعترف AR بدعم مالي من برنامج منحة باحث جامعة نيو ساوث ويلز في وقت مبكر الوظيفي. ومن المسلم به أيضا توفير التسهيلات والدعم الفني من قبل جامعة آلتو في مركز Micronova Nanofabrication.
Silicon wafers | TOPSIL | 4 inch | |
Electron-beam lithography machine | Raith gmbh | Raith 150two | |
E-beam resist | MicroChem gmbh | PMMA | |
Photoresist | MicroChem gmbh | nLOF2020 | |
Mask aligner | Quintel | Q6000 | |
Photoresist developer | MicroChem gmbh | AZ826MIF |